Ders AdıKodu Yerel KrediAKTS Ders (saat/hafta)Uygulama (saat/hafta)Laboratuar (saat/hafta)
Lojik DevrelerBLM261145302
ÖnkoşullarYok
YarıyılGüz
Dersin Diliİngilizce, Türkçe
Dersin SeviyesiLisans
Dersin TürüZorunlu @ Bilgisayar Mühendisliği Lisans Programı
Ders KategorisiTemel Meslek Dersleri
Dersin Veriliş ŞekliYüz yüze
Dersi Sunan Akademik BirimBilgisayar Mühendisliği Bölümü
Dersin KoordinatörüGökhan Bilgin
Dersi Veren(ler)Gökhan Bilgin
Asistan(lar)ı
Dersin AmacıDersin amacı öğrencilere kombinezonal ve ardışıl devreleri çözümleme ve tasarım yeteneği kazandırmak ve bu bilgileri laboratuvar ortamında pekiştirmektir.
Dersin İçeriğiSayı Sistemleri; Boole Cebri; Lojik Fonksiyonların İndirgenmesi; Karnaugh Haritaları; Quine-McClusky Yöntemi; Kombinezonal Devre Analizi; Kombinezonal Devre Tasarımı; Senkron ve Asenkron Devre Yapıları; Ardışıl Devre Analizi; Ardışıl Devre Tasarımı; Saklayıcılar, Sayıcılar, Bellekler.
Ders Kitabı / Malzemesi / Önerilen Kaynaklar
  • Logic and Computer Design Fundamentals, M. Morris Mano and Charles R. Kime, Prentice Hall.
  • Digital Design, M. Moris Mano, Prentice Hall.
  • Lojik Devre Tasarımı, Taner Arsan, Rifat Çölkesen, Papatya Yayıncılık.
  • Sayısal Tasarım, M. Moris Mano, Literatür Yayıncılık.
Opsiyonel Program BileşenleriYok

Ders Öğrenim Çıktıları

  1. Öğrenciler Boole cebrinin teorem ve özelliklerini kullanarak lojik ifadeler üzerinde işlemler yapmayı ve bu ifadeleri cebirsel olarak ve haritalama yöntemleri vasıtasıyla sadeleştirmeyi öğrenecektir.
  2. Öğrenciler orta ölçekli tümdevreleri kullanarak sayısal sistemlerin gerçeklenmesini öğrenecek ve sonrasında tutucu, flip-flop, saklayıcı gibi veri saklama elemanlarının işlevsel ve zamansal özelliklerinin kavrayacaktır.
  3. Öğrenciler senkron ardışıl devrelerin çözümlemesini ve sonraki durum/çıkış diyagramlarının ve tablolarının oluşturulmasını, flip flopların çıkış eşitliklerinin türetilmesini öğrenecektir.
  4. Öğrenciler ders süresince öğrenmiş oldukları lojik devrelerin sayısal değerlendirmesini benzetim programları kullanarak yapmayı öğrenecektir.
  5. Öğrenciler laboratuvar çalışmalarında gerçek dünyada karşılaşılan problemlerle birlikte lojik devrelerin fiziksel gerçeklemesini yapmayı öğrenecektir.

Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları

HaftaKonularÖn Hazırlık
1Sayısal sistemlerin genel özellikleriSayısal Tasarım, Bölüm 1
2Boole cebrinin temelleriSayısal Tasarım, Bölüm 2
3Lojik fonksiyonlar, kanonik ve standart biçimlerSayısal Tasarım, Bölüm 2
4Lojik kapılar, lojik fonksiyonlarin sadeleştirilmesi Sayısal Tasarım, Bölüm 3
5Karnaugh haritaları/diyagramları, Quine –McCluskey yöntemi Sayısal Tasarım, Bölüm 3
6Kombinezonsal devreler, aritmetik toplama çıkarma devreleriSayısal Tasarım, Bölüm 4
7Seçiciler, dağıtıcılar, kod çözücüler, kodlayıcılarSayısal Tasarım, Bölüm 4
8Ara Sınav 1
9ALU tasarımı, 7–parçalı göstergeSayısal Tasarım, Bölüm 4
10Ardışıl devrelerin durum tablosu, durum diyagramı ve sonlu durum makineleriSayısal Tasarım, Bölüm 5
11Flip-Flop’lar: D, T, SR, JK,flip-flopları, tutucularSayısal Tasarım, Bölüm 6
12Ardışıl devrelerin çözümlenmesiSayısal Tasarım, Bölüm 6
13Ardışıl devrelerin tasarımıSayısal Tasarım, Bölüm 6
14Saklayıcılar, sayıcılar, bellekler, programlanabilir ardışıl devrelerSayısal Tasarım, Bölüm 7
15Final

Değerlendirme Sistemi

EtkinliklerSayıKatkı Payı
Devam/Katılım
Laboratuar520
Uygulama
Arazi Çalışması
Derse Özgü Staj
Küçük Sınavlar/Stüdyo Kritiği
Ödev310
Sunum/Jüri
Projeler
Seminer/Workshop
Ara Sınavlar130
Final140
Dönem İçi Çalışmaların Başarı Notuna Katkısı
Final Sınavının Başarı Notuna Katkısı
TOPLAM100

AKTS İşyükü Tablosu

EtkinliklerSayıSüresi (Saat)Toplam İşyükü
Ders Saati133
Laboratuar52
Uygulama
Arazi Çalışması
Sınıf Dışı Ders Çalışması133
Derse Özgü Staj
Ödev36
Küçük Sınavlar/Stüdyo Kritiği
Projeler
Sunum / Seminer
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi)115
Final (Sınav Süresi + Sınav Hazırlık Süresi)115
Toplam İşyükü :
Toplam İşyükü / 30(s) :
AKTS Kredisi :
Diğer NotlarYok