Ders AdıKodu Yerel KrediAKTS Ders (saat/hafta)Uygulama (saat/hafta)Laboratuar (saat/hafta)
İleri Sayısal SistemlerEHM610537.5300
ÖnkoşullarYok
YarıyılGüz, Bahar
Dersin DiliTürkçe
Dersin SeviyesiYüksek Lisans
Dersin TürüSeçmeli @ Elektr.&Hab. Müh. ABD Elektronik Doktora Programı
Seçmeli @ Elektr.&Hab. Müh. ABD Elektronik&Haberleşme Mühendisliği Yüksek Lisans Programı (Tezsiz)
Seçmeli @ Elektr.&Hab. Müh. ABD Elektronik Yüksek Lisans Programı
Ders KategorisiUzmanlık/Alan Dersleri
Dersin Veriliş ŞekliYüz yüze
Dersi Sunan Akademik BirimElektronik & Haberleşme Mühendisliği Bölümü
Dersin KoordinatörüBurcu Erkmen
Dersi Veren(ler)Nergis TURAL POLAT, Nihan Kahraman, Tülay Yıldırım
Asistan(lar)ıHatice Vildan Düdükçü, Özden Niyaz
Dersin AmacıMOSFET ile sayısal tümleşik devrelerin analiz ve tasarımının öğrenilmesi ve donanım tanımlama dilleri ile sayısal tasarım konusunda bilgi sahibi olmak
Dersin İçeriğiVLSI Tasarım Akışı, Mikron-Altı MOS Modeller ve Sayısal Tümleşik Devreler için Fabrikasyon Süreci, CMOS sayısal devreler için Dinamik ve Statik Karakteristikler, Gecikme, Güç Hesabı,Bilgisayar Tabanlı Devre Analizi ve Serim Tasarımı, Ardışıl devreler, Anahtarlar ve Anahtar Tabanlı Kapı tasarımı, Dinamik Mantık Devreleri, İleri Sayısal Modül Tasarımı, Sayisal devrelerdeki zamanlama, fonksiyonel sorunlar ve cözümleri, Düşük Güçlü VLSI Tasarım Teknikleri, Üretilebilirlik ve Testedilebilirlik için Tasarım Teknikleri, Sayısal Devre Tasarımında Donanım Tanımlama Dilleri
Ders Kitabı / Malzemesi / Önerilen Kaynaklar
  • Kitap1: S.Kang, Y.Leblebici, “CMOS Digital Integrated Circuits Analysis and Design”Third Edition
  • Kitap2: N. Weste, D. Harris, “CMOS VLSI Design: A Circuits and Systems Perspective” Fourth Edition
  • Kitap3: M.M. Mano, M. D. Ciletti Digital Design: With an Introduction to the Verilog HDL
Opsiyonel Program BileşenleriYok

Ders Öğrenim Çıktıları

  1. Öğrencilerin CMOS Sayısal Tümleşik Devreler hakkındaki bilgi birikimini güncellenecektir
  2. Öğreciler VLSI Tasarım Akışı hakkında bilgi sahibi olacaklardır.
  3. Öğreciler Üretilebilir ve Testedilebilir Sayısal Devre Tasarımını öğreneceklerdir
  4. Öğrenciler Donanım Tanımlama Dili Kullanarak Sayısal Tasarım yapmayı öğreneceklerdir
  5. Öğrenciler, VLSI tasarımın endüstrideki uygulaması hakkında bilgi edineceklerdir.

Ders Öğrenim Çıktısı & Program Çıktısı Matrisi

DÖÇ-1DÖÇ-2DÖÇ-3DÖÇ-4DÖÇ-5
PÇ-1-----
PÇ-2-----
PÇ-3-----
PÇ-4-----
PÇ-5-----
PÇ-6-----
PÇ-7-----
PÇ-8-----
PÇ-9-----
PÇ-10-----
PÇ-11-----
PÇ-12-----

Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları

HaftaKonularÖn Hazırlık
1VLSI Tasarım Akışı Ders Notları
2Mikron-Altı MOSFET Modeller ve Sayısal Tümleşik Devreler için Fabrikasyon SüreciKitap2
3CMOS sayısal devreler için Dinamik ve Statik Karakteristikler, Gecikme, Güç Hesabı,Bilgisayar Tabanlı Devre Analizi ve Serim TasarımıKitap1
4Ardışıl devreler, Anahtarlar ve Anahtar Tabanlı Kapı tasarımı, Dinamik Mantık DevreleriKitap1
5İleri Sayısal Modül Tasarımı : Toplayıcılar, Çarpıcılar, Kod ÇözücülerKitap2
6İleri Sayısal Modül Tasarımı : ROM, PLA,DRAM, SRAMKitap1
7Sayisal devrelerdeki zamanlama, fonksiyonel sorunlar ve cözümleri, Veriyolları ve I/O modülleriKitap2
8Ara Sınav 1 / Uygulama veya Konu Tekrarı
9Asenkron Ardışıl Devrelerin Tasarımı
10Sayısal sistemlerin tasarım, benzetim ve sentezi için Donanım Tanımlama Dillerinin (HDL) kullanımı, Verilog Donanım Tanımlama Dili Kitap3
11Verilog Donanım Tanımlama Dili ile ASIC tasarımKitap3
12Verilog Donanım Tanımlama Dili ile Tümleşik Devre Tasarımının Endüstriyel UygulamalarıKitap3
13Makale Sunumu Araştırma makalesi
14Makale Sunumu Araştırma makalesi
15Final

Değerlendirme Sistemi

EtkinliklerSayıKatkı Payı
Devam/Katılım
Laboratuar
Uygulama
Arazi Çalışması
Derse Özgü Staj
Küçük Sınavlar/Stüdyo Kritiği
Ödev330
Sunum/Jüri115
Projeler
Seminer/Workshop
Ara Sınavlar115
Final140
Dönem İçi Çalışmaların Başarı Notuna Katkısı
Final Sınavının Başarı Notuna Katkısı
TOPLAM100

AKTS İşyükü Tablosu

EtkinliklerSayıSüresi (Saat)Toplam İşyükü
Ders Saati133
Laboratuar
Uygulama
Arazi Çalışması
Sınıf Dışı Ders Çalışması133
Derse Özgü Staj
Ödev325
Küçük Sınavlar/Stüdyo Kritiği
Projeler
Sunum / Seminer125
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi)120
Final (Sınav Süresi + Sınav Hazırlık Süresi)125
Toplam İşyükü :
Toplam İşyükü / 30(s) :
AKTS Kredisi :
Diğer NotlarYok