Ders Adı | Kodu | Yerel Kredi | AKTS | Ders (saat/hafta) | Uygulama (saat/hafta) | Laboratuar (saat/hafta) |
---|---|---|---|---|---|---|
Sayısal Sistem Tasarımı | MKT4818 | 3 | 4 | 3 | 0 | 0 |
Önkoşullar | Yok |
---|
Yarıyıl | Bahar |
---|
Dersin Dili | İngilizce, Türkçe |
---|---|
Dersin Seviyesi | Lisans |
Dersin Türü | Seçmeli @ Mekatronik Mühendisliği Lisans Programı |
Ders Kategorisi | Temel Meslek Dersleri |
Dersin Veriliş Şekli | Yüz yüze |
Dersi Sunan Akademik Birim | Mekatronik Mühendisliği Bölümü |
---|---|
Dersin Koordinatörü | Kadir Erkan |
Dersi Veren(ler) | Hüseyin Üvet, Kadir Erkan, Aydın Yeşildirek |
Asistan(lar)ı |
Dersin Amacı | Lojik devre yapılarının ve sayısal sistemlerin Alanda Programlanabilir Kapı Dizileri (FPGA) yongaları üzerinde tasarımı ve gerçeklenmesini öğretmektir. |
---|---|
Dersin İçeriği | FPGA yongaları ve yapısı, FPGA-tabanlı sistem modelleme teknikleri, FPGA ile sayısal sistem geliştirme ve tasarım aşamaları, FPGA-tabanlı sistemlerin test edilmesi. |
Ders Kitabı / Malzemesi / Önerilen Kaynaklar |
|
Opsiyonel Program Bileşenleri | Yok |
Ders Öğrenim Çıktıları
- FPGA'ların yapısını anlama
- Sayısal sistemlerin FPGA ile tasarımı yapabilme
- VHDL ile FPGA yongalarını programlayabilme
- FPGA tabanlı sayısal sistemleri simule edebilme
- FPGA tabanlı sayısal sistemleri test edebilme
Ders Öğrenim Çıktısı & Program Çıktısı Matrisi
DÖÇ-1 | DÖÇ-2 | DÖÇ-3 | DÖÇ-4 | DÖÇ-5 | |
PÇ-1 | - | - | - | - | - |
PÇ-2 | - | - | - | - | - |
PÇ-3 | - | - | - | - | - |
PÇ-4 | 5 | 5 | 4 | 4 | 3 |
PÇ-5 | 4 | 5 | 4 | 5 | 4 |
PÇ-6 | 2 | 5 | 4 | 5 | 5 |
PÇ-7 | 2 | 4 | 4 | 5 | 3 |
PÇ-8 | 4 | 5 | 4 | 4 | 4 |
PÇ-9 | - | - | - | - | - |
PÇ-10 | - | - | - | - | - |
PÇ-11 | - | - | - | - | - |
PÇ-12 | - | - | - | - | - |
PÇ-13 | - | - | - | - | - |
PÇ-14 | - | - | - | - | - |
PÇ-15 | - | - | - | - | - |
PÇ-16 | - | - | - | - | - |
PÇ-17 | - | - | - | - | - |
PÇ-18 | - | - | - | - | - |
PÇ-19 | - | - | - | - | - |
PÇ-20 | - | - | - | - | - |
PÇ-21 | - | - | - | - | - |
PÇ-22 | - | - | - | - | - |
PÇ-23 | - | - | - | - | - |
PÇ-24 | - | - | - | - | - |
PÇ-25 | - | - | - | - | - |
PÇ-26 | - | - | - | - | - |
PÇ-27 | - | - | - | - | - |
PÇ-28 | - | - | - | - | - |
PÇ-29 | - | - | - | - | - |
PÇ-30 | - | - | - | - | - |
Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları
Hafta | Konular | Ön Hazırlık |
---|---|---|
1 | Lojik devreler tekrar | Unsalan chp 7 |
2 | FPGA yongalarına giriş | Unsalan chp 2-3 |
3 | HDL'e giriş | Unsalan chp 4 |
4 | VHDL tasarım aşamaları ve modellemeler | Unsalan chp 5 |
5 | Veri tipleri ve operatörleri | Unsalan chp 6 |
6 | Kombinasyonel devrelerin tasarımı 1 | Unsalan chp 7-8 |
7 | Kombinasyonel devrelerin tasarımı 2 | Unsalan chp 7-8 |
8 | Ara Sınav 1 | |
9 | Veri depolama elemanları | Unsalan chp 9 |
10 | Ardışıl devrelerin tasarımı 1 | Unsalan chp 10 |
11 | Ardışıl devrelerin tasarımı 2 | Unsalan chp 10 |
12 | Gömülü mikrodenetleyici | Unsalan chp 11 |
13 | Uygulamalar ve problem çözümleri 1 | Unsalan chp 12-13 |
14 | Uygulamalar ve problem çözümleri 2 | Unsalan chp 12-13 |
15 | Final |
Değerlendirme Sistemi
Etkinlikler | Sayı | Katkı Payı |
---|---|---|
Devam/Katılım | ||
Laboratuar | ||
Uygulama | ||
Arazi Çalışması | ||
Derse Özgü Staj | ||
Küçük Sınavlar/Stüdyo Kritiği | ||
Ödev | 5 | 30 |
Sunum/Jüri | ||
Projeler | ||
Seminer/Workshop | ||
Ara Sınavlar | 1 | 30 |
Final | 1 | 40 |
Dönem İçi Çalışmaların Başarı Notuna Katkısı | ||
Final Sınavının Başarı Notuna Katkısı | ||
TOPLAM | 100 |
AKTS İşyükü Tablosu
Etkinlikler | Sayı | Süresi (Saat) | Toplam İşyükü |
---|---|---|---|
Ders Saati | 13 | 3 | |
Laboratuar | |||
Uygulama | |||
Arazi Çalışması | |||
Sınıf Dışı Ders Çalışması | 13 | 4 | |
Derse Özgü Staj | |||
Ödev | 5 | 4 | |
Küçük Sınavlar/Stüdyo Kritiği | |||
Projeler | |||
Sunum / Seminer | |||
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi) | 1 | 15 | |
Final (Sınav Süresi + Sınav Hazırlık Süresi) | 1 | 15 | |
Toplam İşyükü : | |||
Toplam İşyükü / 30(s) : | |||
AKTS Kredisi : |
Diğer Notlar | Yok |
---|