Ders AdıKodu Yerel KrediAKTS Ders (saat/hafta)Uygulama (saat/hafta)Laboratuar (saat/hafta)
Sayısal Sistem TasarımıMKT481834300
ÖnkoşullarYok
YarıyılBahar
Dersin Diliİngilizce, Türkçe
Dersin SeviyesiLisans
Dersin TürüSeçmeli @ Mekatronik Mühendisliği Lisans Programı
Ders KategorisiTemel Meslek Dersleri
Dersin Veriliş ŞekliYüz yüze
Dersi Sunan Akademik BirimMekatronik Mühendisliği Bölümü
Dersin KoordinatörüKadir Erkan
Dersi Veren(ler)Hüseyin Üvet, Kadir Erkan, Aydın Yeşildirek
Asistan(lar)ı
Dersin AmacıLojik devre yapılarının ve sayısal sistemlerin Alanda Programlanabilir Kapı Dizileri (FPGA) yongaları üzerinde tasarımı ve gerçeklenmesini öğretmektir.
Dersin İçeriğiFPGA yongaları ve yapısı, FPGA-tabanlı sistem modelleme teknikleri, FPGA ile sayısal sistem geliştirme ve tasarım aşamaları, FPGA-tabanlı sistemlerin test edilmesi.
Ders Kitabı / Malzemesi / Önerilen Kaynaklar
  • I. Grout "DIGITAL SYSTEMS DESIGN WITH FPGAS AND CPLDS", Newness, 2008
  • C. Unsalan, B. Tar, "Digital System Design with FPGA: Implementation Using Verilog and VHDL", McGraw-Hill Education, 2017
  • S. Lee, "Advanced Digital Logic Design Using VHDL, State Machines, and Synthesis for FPGA's", CL-Engineering, 2005
Opsiyonel Program BileşenleriYok

Ders Öğrenim Çıktıları

  1. FPGA'ların yapısını anlama
  2. Sayısal sistemlerin FPGA ile tasarımı yapabilme
  3. VHDL ile FPGA yongalarını programlayabilme
  4. FPGA tabanlı sayısal sistemleri simule edebilme
  5. FPGA tabanlı sayısal sistemleri test edebilme

Ders Öğrenim Çıktısı & Program Çıktısı Matrisi

DÖÇ-1DÖÇ-2DÖÇ-3DÖÇ-4DÖÇ-5

Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları

HaftaKonularÖn Hazırlık
1Lojik devreler tekrarUnsalan chp 7
2FPGA yongalarına girişUnsalan chp 2-3
3HDL'e giriş Unsalan chp 4
4VHDL tasarım aşamaları ve modellemelerUnsalan chp 5
5Veri tipleri ve operatörleriUnsalan chp 6
6Kombinasyonel devrelerin tasarımı 1Unsalan chp 7-8
7Kombinasyonel devrelerin tasarımı 2Unsalan chp 7-8
8Ara Sınav 1 / Uygulama veya Konu Tekrarı
9Veri depolama elemanlarıUnsalan chp 9
10Ardışıl devrelerin tasarımı 1Unsalan chp 10
11Ardışıl devrelerin tasarımı 2Unsalan chp 10
12Gömülü mikrodenetleyici Unsalan chp 11
13Uygulamalar ve problem çözümleri 1Unsalan chp 12-13
14Uygulamalar ve problem çözümleri 2Unsalan chp 12-13
15Final

Değerlendirme Sistemi

EtkinliklerSayıKatkı Payı
Devam/Katılım
Laboratuar
Uygulama
Arazi Çalışması
Derse Özgü Staj
Küçük Sınavlar/Stüdyo Kritiği
Ödev530
Sunum/Jüri
Projeler
Seminer/Workshop
Ara Sınavlar130
Final140
Dönem İçi Çalışmaların Başarı Notuna Katkısı
Final Sınavının Başarı Notuna Katkısı
TOPLAM100

AKTS İşyükü Tablosu

EtkinliklerSayıSüresi (Saat)Toplam İşyükü
Ders Saati133
Laboratuar
Uygulama
Arazi Çalışması
Sınıf Dışı Ders Çalışması134
Derse Özgü Staj
Ödev54
Küçük Sınavlar/Stüdyo Kritiği
Projeler
Sunum / Seminer
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi)115
Final (Sınav Süresi + Sınav Hazırlık Süresi)115
Toplam İşyükü :
Toplam İşyükü / 30(s) :
AKTS Kredisi :
Diğer NotlarYok